target/m68k: add moves
and introduce SFC and DFC control registers. Signed-off-by: Laurent Vivier <laurent@vivier.eu> Reviewed-by: Richard Henderson <richard.henderson@linaro.org> Message-Id: <20180118193846.24953-6-laurent@vivier.eu>
This commit is contained in:
		
							parent
							
								
									54e1e0b5b5
								
							
						
					
					
						commit
						5fa9f1f283
					
				| 
						 | 
					@ -138,6 +138,8 @@ typedef struct CPUM68KState {
 | 
				
			||||||
    uint32_t mbar;
 | 
					    uint32_t mbar;
 | 
				
			||||||
    uint32_t rambar0;
 | 
					    uint32_t rambar0;
 | 
				
			||||||
    uint32_t cacr;
 | 
					    uint32_t cacr;
 | 
				
			||||||
 | 
					    uint32_t sfc;
 | 
				
			||||||
 | 
					    uint32_t dfc;
 | 
				
			||||||
 | 
					
 | 
				
			||||||
    int pending_vector;
 | 
					    int pending_vector;
 | 
				
			||||||
    int pending_level;
 | 
					    int pending_level;
 | 
				
			||||||
| 
						 | 
					@ -544,13 +546,26 @@ void m68k_cpu_unassigned_access(CPUState *cs, hwaddr addr,
 | 
				
			||||||
 | 
					
 | 
				
			||||||
#include "exec/cpu-all.h"
 | 
					#include "exec/cpu-all.h"
 | 
				
			||||||
 | 
					
 | 
				
			||||||
 | 
					/* TB flags */
 | 
				
			||||||
 | 
					#define TB_FLAGS_MACSR          0x0f
 | 
				
			||||||
 | 
					#define TB_FLAGS_MSR_S_BIT      13
 | 
				
			||||||
 | 
					#define TB_FLAGS_MSR_S          (1 << TB_FLAGS_MSR_S_BIT)
 | 
				
			||||||
 | 
					#define TB_FLAGS_SFC_S_BIT      14
 | 
				
			||||||
 | 
					#define TB_FLAGS_SFC_S          (1 << TB_FLAGS_SFC_S_BIT)
 | 
				
			||||||
 | 
					#define TB_FLAGS_DFC_S_BIT      15
 | 
				
			||||||
 | 
					#define TB_FLAGS_DFC_S          (1 << TB_FLAGS_DFC_S_BIT)
 | 
				
			||||||
 | 
					
 | 
				
			||||||
static inline void cpu_get_tb_cpu_state(CPUM68KState *env, target_ulong *pc,
 | 
					static inline void cpu_get_tb_cpu_state(CPUM68KState *env, target_ulong *pc,
 | 
				
			||||||
                                        target_ulong *cs_base, uint32_t *flags)
 | 
					                                        target_ulong *cs_base, uint32_t *flags)
 | 
				
			||||||
{
 | 
					{
 | 
				
			||||||
    *pc = env->pc;
 | 
					    *pc = env->pc;
 | 
				
			||||||
    *cs_base = 0;
 | 
					    *cs_base = 0;
 | 
				
			||||||
    *flags = (env->sr & SR_S)                   /* Bit  13 */
 | 
					    *flags = (env->macsr >> 4) & TB_FLAGS_MACSR;
 | 
				
			||||||
            | ((env->macsr >> 4) & 0xf);        /* Bits 0-3 */
 | 
					    if (env->sr & SR_S) {
 | 
				
			||||||
 | 
					        *flags |= TB_FLAGS_MSR_S;
 | 
				
			||||||
 | 
					        *flags |= (env->sfc << (TB_FLAGS_SFC_S_BIT - 2)) & TB_FLAGS_SFC_S;
 | 
				
			||||||
 | 
					        *flags |= (env->dfc << (TB_FLAGS_DFC_S_BIT - 2)) & TB_FLAGS_DFC_S;
 | 
				
			||||||
 | 
					    }
 | 
				
			||||||
}
 | 
					}
 | 
				
			||||||
 | 
					
 | 
				
			||||||
#endif
 | 
					#endif
 | 
				
			||||||
| 
						 | 
					
 | 
				
			||||||
| 
						 | 
					@ -203,6 +203,12 @@ void HELPER(m68k_movec_to)(CPUM68KState *env, uint32_t reg, uint32_t val)
 | 
				
			||||||
 | 
					
 | 
				
			||||||
    switch (reg) {
 | 
					    switch (reg) {
 | 
				
			||||||
    /* MC680[1234]0 */
 | 
					    /* MC680[1234]0 */
 | 
				
			||||||
 | 
					    case M68K_CR_SFC:
 | 
				
			||||||
 | 
					        env->sfc = val & 7;
 | 
				
			||||||
 | 
					        return;
 | 
				
			||||||
 | 
					    case M68K_CR_DFC:
 | 
				
			||||||
 | 
					        env->dfc = val & 7;
 | 
				
			||||||
 | 
					        return;
 | 
				
			||||||
    case M68K_CR_VBR:
 | 
					    case M68K_CR_VBR:
 | 
				
			||||||
        env->vbr = val;
 | 
					        env->vbr = val;
 | 
				
			||||||
        return;
 | 
					        return;
 | 
				
			||||||
| 
						 | 
					@ -254,6 +260,10 @@ uint32_t HELPER(m68k_movec_from)(CPUM68KState *env, uint32_t reg)
 | 
				
			||||||
 | 
					
 | 
				
			||||||
    switch (reg) {
 | 
					    switch (reg) {
 | 
				
			||||||
    /* MC680[1234]0 */
 | 
					    /* MC680[1234]0 */
 | 
				
			||||||
 | 
					    case M68K_CR_SFC:
 | 
				
			||||||
 | 
					        return env->sfc;
 | 
				
			||||||
 | 
					    case M68K_CR_DFC:
 | 
				
			||||||
 | 
					        return env->dfc;
 | 
				
			||||||
    case M68K_CR_VBR:
 | 
					    case M68K_CR_VBR:
 | 
				
			||||||
        return env->vbr;
 | 
					        return env->vbr;
 | 
				
			||||||
    /* MC680[234]0 */
 | 
					    /* MC680[234]0 */
 | 
				
			||||||
| 
						 | 
					
 | 
				
			||||||
| 
						 | 
					@ -31,6 +31,8 @@ static const MonitorDef monitor_defs[] = {
 | 
				
			||||||
    { "ssp", offsetof(CPUM68KState, sp[0]) },
 | 
					    { "ssp", offsetof(CPUM68KState, sp[0]) },
 | 
				
			||||||
    { "usp", offsetof(CPUM68KState, sp[1]) },
 | 
					    { "usp", offsetof(CPUM68KState, sp[1]) },
 | 
				
			||||||
    { "isp", offsetof(CPUM68KState, sp[2]) },
 | 
					    { "isp", offsetof(CPUM68KState, sp[2]) },
 | 
				
			||||||
 | 
					    { "sfc", offsetof(CPUM68KState, sfc) },
 | 
				
			||||||
 | 
					    { "dfc", offsetof(CPUM68KState, dfc) },
 | 
				
			||||||
    { "urp", offsetof(CPUM68KState, mmu.urp) },
 | 
					    { "urp", offsetof(CPUM68KState, mmu.urp) },
 | 
				
			||||||
    { "srp", offsetof(CPUM68KState, mmu.srp) },
 | 
					    { "srp", offsetof(CPUM68KState, mmu.srp) },
 | 
				
			||||||
    { "dttr0", offsetof(CPUM68KState, mmu.ttr[M68K_DTTR0]) },
 | 
					    { "dttr0", offsetof(CPUM68KState, mmu.ttr[M68K_DTTR0]) },
 | 
				
			||||||
| 
						 | 
					
 | 
				
			||||||
| 
						 | 
					@ -399,8 +399,8 @@ static void m68k_interrupt_all(CPUM68KState *env, int is_hw)
 | 
				
			||||||
        env->mmu.fault = false;
 | 
					        env->mmu.fault = false;
 | 
				
			||||||
        if (qemu_loglevel_mask(CPU_LOG_INT)) {
 | 
					        if (qemu_loglevel_mask(CPU_LOG_INT)) {
 | 
				
			||||||
            qemu_log("            "
 | 
					            qemu_log("            "
 | 
				
			||||||
                     "ssw:  %08x ea:   %08x\n",
 | 
					                     "ssw:  %08x ea:   %08x sfc:  %d    dfc: %d\n",
 | 
				
			||||||
                     env->mmu.ssw, env->mmu.ar);
 | 
					                     env->mmu.ssw, env->mmu.ar, env->sfc, env->dfc);
 | 
				
			||||||
        }
 | 
					        }
 | 
				
			||||||
    } else if (cs->exception_index == EXCP_ADDRESS) {
 | 
					    } else if (cs->exception_index == EXCP_ADDRESS) {
 | 
				
			||||||
        do_stack_frame(env, &sp, 2, oldsr, 0, retaddr);
 | 
					        do_stack_frame(env, &sp, 2, oldsr, 0, retaddr);
 | 
				
			||||||
| 
						 | 
					
 | 
				
			||||||
| 
						 | 
					@ -115,7 +115,6 @@ typedef struct DisasContext {
 | 
				
			||||||
    int is_jmp;
 | 
					    int is_jmp;
 | 
				
			||||||
    CCOp cc_op; /* Current CC operation */
 | 
					    CCOp cc_op; /* Current CC operation */
 | 
				
			||||||
    int cc_op_synced;
 | 
					    int cc_op_synced;
 | 
				
			||||||
    int user;
 | 
					 | 
				
			||||||
    struct TranslationBlock *tb;
 | 
					    struct TranslationBlock *tb;
 | 
				
			||||||
    int singlestep_enabled;
 | 
					    int singlestep_enabled;
 | 
				
			||||||
    TCGv_i64 mactmp;
 | 
					    TCGv_i64 mactmp;
 | 
				
			||||||
| 
						 | 
					@ -178,7 +177,11 @@ static void do_writebacks(DisasContext *s)
 | 
				
			||||||
#if defined(CONFIG_USER_ONLY)
 | 
					#if defined(CONFIG_USER_ONLY)
 | 
				
			||||||
#define IS_USER(s) 1
 | 
					#define IS_USER(s) 1
 | 
				
			||||||
#else
 | 
					#else
 | 
				
			||||||
#define IS_USER(s) s->user
 | 
					#define IS_USER(s)   (!(s->tb->flags & TB_FLAGS_MSR_S))
 | 
				
			||||||
 | 
					#define SFC_INDEX(s) ((s->tb->flags & TB_FLAGS_SFC_S) ? \
 | 
				
			||||||
 | 
					                      MMU_KERNEL_IDX : MMU_USER_IDX)
 | 
				
			||||||
 | 
					#define DFC_INDEX(s) ((s->tb->flags & TB_FLAGS_DFC_S) ? \
 | 
				
			||||||
 | 
					                      MMU_KERNEL_IDX : MMU_USER_IDX)
 | 
				
			||||||
#endif
 | 
					#endif
 | 
				
			||||||
 | 
					
 | 
				
			||||||
typedef void (*disas_proc)(CPUM68KState *env, DisasContext *s, uint16_t insn);
 | 
					typedef void (*disas_proc)(CPUM68KState *env, DisasContext *s, uint16_t insn);
 | 
				
			||||||
| 
						 | 
					@ -4453,6 +4456,64 @@ DISAS_INSN(move_from_sr)
 | 
				
			||||||
}
 | 
					}
 | 
				
			||||||
 | 
					
 | 
				
			||||||
#if defined(CONFIG_SOFTMMU)
 | 
					#if defined(CONFIG_SOFTMMU)
 | 
				
			||||||
 | 
					DISAS_INSN(moves)
 | 
				
			||||||
 | 
					{
 | 
				
			||||||
 | 
					    int opsize;
 | 
				
			||||||
 | 
					    uint16_t ext;
 | 
				
			||||||
 | 
					    TCGv reg;
 | 
				
			||||||
 | 
					    TCGv addr;
 | 
				
			||||||
 | 
					    int extend;
 | 
				
			||||||
 | 
					
 | 
				
			||||||
 | 
					    if (IS_USER(s)) {
 | 
				
			||||||
 | 
					        gen_exception(s, s->insn_pc, EXCP_PRIVILEGE);
 | 
				
			||||||
 | 
					        return;
 | 
				
			||||||
 | 
					    }
 | 
				
			||||||
 | 
					
 | 
				
			||||||
 | 
					    ext = read_im16(env, s);
 | 
				
			||||||
 | 
					
 | 
				
			||||||
 | 
					    opsize = insn_opsize(insn);
 | 
				
			||||||
 | 
					
 | 
				
			||||||
 | 
					    if (ext & 0x8000) {
 | 
				
			||||||
 | 
					        /* address register */
 | 
				
			||||||
 | 
					        reg = AREG(ext, 12);
 | 
				
			||||||
 | 
					        extend = 1;
 | 
				
			||||||
 | 
					    } else {
 | 
				
			||||||
 | 
					        /* data register */
 | 
				
			||||||
 | 
					        reg = DREG(ext, 12);
 | 
				
			||||||
 | 
					        extend = 0;
 | 
				
			||||||
 | 
					    }
 | 
				
			||||||
 | 
					
 | 
				
			||||||
 | 
					    addr = gen_lea(env, s, insn, opsize);
 | 
				
			||||||
 | 
					    if (IS_NULL_QREG(addr)) {
 | 
				
			||||||
 | 
					        gen_addr_fault(s);
 | 
				
			||||||
 | 
					        return;
 | 
				
			||||||
 | 
					    }
 | 
				
			||||||
 | 
					
 | 
				
			||||||
 | 
					    if (ext & 0x0800) {
 | 
				
			||||||
 | 
					        /* from reg to ea */
 | 
				
			||||||
 | 
					        gen_store(s, opsize, addr, reg, DFC_INDEX(s));
 | 
				
			||||||
 | 
					    } else {
 | 
				
			||||||
 | 
					        /* from ea to reg */
 | 
				
			||||||
 | 
					        TCGv tmp = gen_load(s, opsize, addr, 0, SFC_INDEX(s));
 | 
				
			||||||
 | 
					        if (extend) {
 | 
				
			||||||
 | 
					            gen_ext(reg, tmp, opsize, 1);
 | 
				
			||||||
 | 
					        } else {
 | 
				
			||||||
 | 
					            gen_partset_reg(opsize, reg, tmp);
 | 
				
			||||||
 | 
					        }
 | 
				
			||||||
 | 
					    }
 | 
				
			||||||
 | 
					    switch (extract32(insn, 3, 3)) {
 | 
				
			||||||
 | 
					    case 3: /* Indirect postincrement.  */
 | 
				
			||||||
 | 
					        tcg_gen_addi_i32(AREG(insn, 0), addr,
 | 
				
			||||||
 | 
					                         REG(insn, 0) == 7 && opsize == OS_BYTE
 | 
				
			||||||
 | 
					                         ? 2
 | 
				
			||||||
 | 
					                         : opsize_bytes(opsize));
 | 
				
			||||||
 | 
					        break;
 | 
				
			||||||
 | 
					    case 4: /* Indirect predecrememnt.  */
 | 
				
			||||||
 | 
					        tcg_gen_mov_i32(AREG(insn, 0), addr);
 | 
				
			||||||
 | 
					        break;
 | 
				
			||||||
 | 
					    }
 | 
				
			||||||
 | 
					}
 | 
				
			||||||
 | 
					
 | 
				
			||||||
DISAS_INSN(move_to_sr)
 | 
					DISAS_INSN(move_to_sr)
 | 
				
			||||||
{
 | 
					{
 | 
				
			||||||
    if (IS_USER(s)) {
 | 
					    if (IS_USER(s)) {
 | 
				
			||||||
| 
						 | 
					@ -5607,6 +5668,9 @@ void register_m68k_insns (CPUM68KState *env)
 | 
				
			||||||
    BASE(bitop_im,  08c0, ffc0);
 | 
					    BASE(bitop_im,  08c0, ffc0);
 | 
				
			||||||
    INSN(arith_im,  0a80, fff8, CF_ISA_A);
 | 
					    INSN(arith_im,  0a80, fff8, CF_ISA_A);
 | 
				
			||||||
    INSN(arith_im,  0a00, ff00, M68000);
 | 
					    INSN(arith_im,  0a00, ff00, M68000);
 | 
				
			||||||
 | 
					#if defined(CONFIG_SOFTMMU)
 | 
				
			||||||
 | 
					    INSN(moves,     0e00, ff00, M68000);
 | 
				
			||||||
 | 
					#endif
 | 
				
			||||||
    INSN(cas,       0ac0, ffc0, CAS);
 | 
					    INSN(cas,       0ac0, ffc0, CAS);
 | 
				
			||||||
    INSN(cas,       0cc0, ffc0, CAS);
 | 
					    INSN(cas,       0cc0, ffc0, CAS);
 | 
				
			||||||
    INSN(cas,       0ec0, ffc0, CAS);
 | 
					    INSN(cas,       0ec0, ffc0, CAS);
 | 
				
			||||||
| 
						 | 
					@ -5828,7 +5892,6 @@ void gen_intermediate_code(CPUState *cs, TranslationBlock *tb)
 | 
				
			||||||
    dc->cc_op = CC_OP_DYNAMIC;
 | 
					    dc->cc_op = CC_OP_DYNAMIC;
 | 
				
			||||||
    dc->cc_op_synced = 1;
 | 
					    dc->cc_op_synced = 1;
 | 
				
			||||||
    dc->singlestep_enabled = cs->singlestep_enabled;
 | 
					    dc->singlestep_enabled = cs->singlestep_enabled;
 | 
				
			||||||
    dc->user = (env->sr & SR_S) == 0;
 | 
					 | 
				
			||||||
    dc->done_mac = 0;
 | 
					    dc->done_mac = 0;
 | 
				
			||||||
    dc->writeback_mask = 0;
 | 
					    dc->writeback_mask = 0;
 | 
				
			||||||
    num_insns = 0;
 | 
					    num_insns = 0;
 | 
				
			||||||
| 
						 | 
					@ -5987,6 +6050,7 @@ void m68k_cpu_dump_state(CPUState *cs, FILE *f, fprintf_function cpu_fprintf,
 | 
				
			||||||
               env->current_sp == M68K_USP ? "->" : "  ", env->sp[M68K_USP],
 | 
					               env->current_sp == M68K_USP ? "->" : "  ", env->sp[M68K_USP],
 | 
				
			||||||
               env->current_sp == M68K_ISP ? "->" : "  ", env->sp[M68K_ISP]);
 | 
					               env->current_sp == M68K_ISP ? "->" : "  ", env->sp[M68K_ISP]);
 | 
				
			||||||
    cpu_fprintf(f, "VBR = 0x%08x\n", env->vbr);
 | 
					    cpu_fprintf(f, "VBR = 0x%08x\n", env->vbr);
 | 
				
			||||||
 | 
					    cpu_fprintf(f, "SFC = %x DFC %x\n", env->sfc, env->dfc);
 | 
				
			||||||
    cpu_fprintf(f, "SSW %08x TCR %08x URP %08x SRP %08x\n",
 | 
					    cpu_fprintf(f, "SSW %08x TCR %08x URP %08x SRP %08x\n",
 | 
				
			||||||
                env->mmu.ssw, env->mmu.tcr, env->mmu.urp, env->mmu.srp);
 | 
					                env->mmu.ssw, env->mmu.tcr, env->mmu.urp, env->mmu.srp);
 | 
				
			||||||
    cpu_fprintf(f, "DTTR0/1: %08x/%08x ITTR0/1: %08x/%08x\n",
 | 
					    cpu_fprintf(f, "DTTR0/1: %08x/%08x ITTR0/1: %08x/%08x\n",
 | 
				
			||||||
| 
						 | 
					
 | 
				
			||||||
		Loading…
	
		Reference in New Issue