lbl_803554F0: /* 803554F0 7C 08 02 A6 */ mflr r0 /* 803554F4 90 01 00 04 */ stw r0, 4(r1) /* 803554F8 94 21 FF D8 */ stwu r1, -0x28(r1) /* 803554FC 93 E1 00 24 */ stw r31, 0x24(r1) /* 80355500 3B E3 00 00 */ addi r31, r3, 0 /* 80355504 3C 60 80 45 */ lis r3, __CARDBlock@ha /* 0x8044CBC0@ha */ /* 80355508 93 C1 00 20 */ stw r30, 0x20(r1) /* 8035550C 1C BF 01 10 */ mulli r5, r31, 0x110 /* 80355510 93 A1 00 1C */ stw r29, 0x1c(r1) /* 80355514 38 03 CB C0 */ addi r0, r3, __CARDBlock@l /* 0x8044CBC0@l */ /* 80355518 7C 9D 23 79 */ or. r29, r4, r4 /* 8035551C 7F C0 2A 14 */ add r30, r0, r5 /* 80355520 41 80 00 3C */ blt lbl_8035555C /* 80355524 80 BE 00 88 */ lwz r5, 0x88(r30) /* 80355528 3C 60 80 35 */ lis r3, WriteCallback@ha /* 0x8035541C@ha */ /* 8035552C 80 1E 00 80 */ lwz r0, 0x80(r30) /* 80355530 38 E3 54 1C */ addi r7, r3, WriteCallback@l /* 0x8035541C@l */ /* 80355534 80 7E 00 0C */ lwz r3, 0xc(r30) /* 80355538 7C 00 28 50 */ subf r0, r0, r5 /* 8035553C 54 00 9B 7E */ srwi r0, r0, 0xd /* 80355540 7C 83 01 D6 */ mullw r4, r3, r0 /* 80355544 38 C5 00 00 */ addi r6, r5, 0 /* 80355548 38 7F 00 00 */ addi r3, r31, 0 /* 8035554C 38 A0 20 00 */ li r5, 0x2000 /* 80355550 4B FF FE 5D */ bl __CARDWrite /* 80355554 7C 7D 1B 79 */ or. r29, r3, r3 /* 80355558 40 80 00 44 */ bge lbl_8035559C lbl_8035555C: /* 8035555C 80 1E 00 D0 */ lwz r0, 0xd0(r30) /* 80355560 28 00 00 00 */ cmplwi r0, 0 /* 80355564 40 82 00 10 */ bne lbl_80355574 /* 80355568 38 7E 00 00 */ addi r3, r30, 0 /* 8035556C 38 9D 00 00 */ addi r4, r29, 0 /* 80355570 4B FF E6 FD */ bl __CARDPutControlBlock lbl_80355574: /* 80355574 80 1E 00 D8 */ lwz r0, 0xd8(r30) /* 80355578 28 00 00 00 */ cmplwi r0, 0 /* 8035557C 7C 0C 03 78 */ mr r12, r0 /* 80355580 41 82 00 1C */ beq lbl_8035559C /* 80355584 38 00 00 00 */ li r0, 0 /* 80355588 7D 88 03 A6 */ mtlr r12 /* 8035558C 90 1E 00 D8 */ stw r0, 0xd8(r30) /* 80355590 38 7F 00 00 */ addi r3, r31, 0 /* 80355594 38 9D 00 00 */ addi r4, r29, 0 /* 80355598 4E 80 00 21 */ blrl lbl_8035559C: /* 8035559C 80 01 00 2C */ lwz r0, 0x2c(r1) /* 803555A0 83 E1 00 24 */ lwz r31, 0x24(r1) /* 803555A4 83 C1 00 20 */ lwz r30, 0x20(r1) /* 803555A8 83 A1 00 1C */ lwz r29, 0x1c(r1) /* 803555AC 38 21 00 28 */ addi r1, r1, 0x28 /* 803555B0 7C 08 03 A6 */ mtlr r0 /* 803555B4 4E 80 00 20 */ blr